## **Test Arhitectura Calculatoarelor**

1. Să se implementeze un modul care realizează conversia unei cifre hexazecimale în afișajul pe 7 segmente.

| Student                               | Segmentul | Anod/catod -comun |
|---------------------------------------|-----------|-------------------|
| DUNAREANU D. R. ANA-<br>MARIA         | b         | Anod              |
| EFREM C. DRAGOŞ-<br>SEBASTIAN-MIHALY  | b         | Catod             |
| ENACHE-VASILCA D. MIHAI-<br>ALEXANDRU | С         | Anod              |
| FARCAŞ T. A. ADRIAN<br>TIBERIU        | С         | Catod             |
| FIAT I. IANCU                         | d         | Anod              |
| FILIGEANU M. D. FLAVIUS<br>MIHAI      | d         | Catod             |
| FLEANCU C. ANDREEA-<br>DENISA         | е         | Anod              |
| FRĂȚILĂ I. G. ALEXANDRA-<br>GABRIELA  | е         | Catod             |
| GABOR D. I. ANDREEA -<br>CARMEN       | f         | Anod              |
| GABOR D. SEBASTIAN                    | f         | Catod             |
| GERGELY B. ROBERT-<br>BALAZS          | g         | Anod              |
| Gosa Cristian                         | g         | Catod             |
| Gostian Loredana                      | b         | Anod              |
| GHEORGHE I. IULIANA                   | b         | Catod             |
| GHERGA M. RUXANDRA                    | С         | Anod              |
| Manea Ciprian                         | С         | Catod             |

## 2. Să se implementeze următoarea arhitectură în verilog:



Un codificator de prioritate este un circuit care comprimă mai multe intrări binare într-un număr mai mic de ieșiri. Ieșirea unui codificator de prioritate este reprezentarea binară a numărului inițial pornind de la zero a celui mai semnificativ bit de intrare. Ele sunt adesea folosite pentru a controla cererile de întrerupere acționând asupra intrării de întrerupere cu cea mai mare prioritate. Dacă două sau mai multe intrări sunt date în același timp, intrarea care are cea mai mare prioritate va avea prioritate. Noi folosim un codificator de la 4 la 2, unde intrările cu cea mai mare prioritate sunt la stânga și "x" indică o valoare irelevantă - adică orice valoare de intrare de acolo produce aceeași ieșire, deoarece este înlocuită de intrare cu prioritate mai mare.

| Inputs         |                |                |                | Outputs        |                |  |
|----------------|----------------|----------------|----------------|----------------|----------------|--|
| l <sub>3</sub> | l <sub>2</sub> | l <sub>1</sub> | I <sub>0</sub> | O <sub>1</sub> | O <sub>0</sub> |  |
| 0              | 0              | 0              | 1              | 0              | 0              |  |
| 0              | 0              | 1              | Х              | 0              | 1              |  |
| 0              | 1              | Х              | Х              | 1              | 0              |  |
| 1              | Х              | Х              | Х              | 1              | 1              |  |
| 0              | 0              | 0              | 0              | Х              | Х              |  |

Circuitul combinațional înlocuiește don't care-urile din Input cu 0 și va scoate 4 ieșiri pe 1 bit.

| Inputs |                |                |                | Outputs        |                |       |       |       |
|--------|----------------|----------------|----------------|----------------|----------------|-------|-------|-------|
| WE     | l <sub>3</sub> | l <sub>2</sub> | I <sub>1</sub> | I <sub>0</sub> | W <sub>3</sub> | $W_2$ | $W_1$ | $W_0$ |
| 0      | Х              | Х              | Х              | Х              | 0              | 0     | 0     | 0     |
| 1      | 0              | 0              | 0              | 1              | 0              | 0     | 0     | 1     |
| 1      | 0              | 0              | 1              | Х              | 0              | 0     | 1     | 0     |
| 1      | 0              | 1              | Х              | Х              | 0              | 1     | 0     | 0     |
| 1      | 1              | Х              | Х              | Х              | 1              | 0     | 0     | 0     |
| 1      | 0              | 0              | 0              | 0              | 0              | 0     | 0     | 0     |

leșirile circuitului combinațional vor selecta în ce registru se va încărca informația.